DFX RTL设计与集成:开发和维护DFX RTL,包括扫描架构支持、测试控制逻辑,以及集成到大规模SoC/CPU/GPU设计中的DFX基础设施
实现关键的DFT/DFX功能,如扫描插入就绪、MBIST/LBIST支持逻辑、边界扫描/JTAG,以及项目方法论所需的其他测试/调试钩子
推动DFX交付物完成完整生命周期:需求/规范 → RTL实现 → 验证签核 → 集成 → 启动支持
DFT/DFX流程执行与方法论:使用标准行业工具(例如,Siemens Tessent, Synopsys DFT/ATPG工具链,如适用)执行和支持DFX实施步骤,如扫描插入、ATPG启用、BIST集成和相关检查
与内部方法论团队合作,改进DFX RTL质量、自动化、lint/CDC/RDC就绪、低功耗测试考量和分层DFT方法
创建和维护清晰的文档(微架构规范、集成指南和启动说明)
调试、启动和跨职能协作:与SOC/设计、DV、PD/STA、时序收敛、固件和产品/测试工程合作,高效解决DFX相关问题
通过分析故障并推动修复进入RTL/流程,支持硅后调试和良率/覆盖率改进